Grabentechnik

aus Wikipedia, der freien Enzyklopädie
(Weitergeleitet von Trench-Technik)
Zur Navigation springen Zur Suche springen

Die Grabentechnik[1] (englisch trench technology[2]) ist ein Halbleiterherstellungsprozess, der insbesondere bei der Herstellung von DRAM Verwendung findet. Zentrales Element dieser Technik ist der (tiefe) Graben- bzw. Lochkondensator.

Beschreibung[Bearbeiten | Quelltext bearbeiten]

Querschnitt (Schema) einer DRAM-Zelle in Planar-Technologie. Der Kondensator ist als „Grabenkondensator mit Polysilizium-Platte“ (englisch poly plate trench capacitor).

Die in der Grabentechnik genutzten Gräben werden durch reaktives Ionenätzen in den Silizium-Wafer geätzt, anschließend innen mit einem Dielektrikum beschichtet und mit einem elektrisch leitfähigen Material, so dass ein Kondensator entsteht. Die entstehenden Gräben können ein Aspektverhältnis (Verhältnis Tiefe zu Öffnungsdurchmesser) von bis zu 70:1 (tiefe Gräben, deep trench; Stand 2004[3]) aufweisen. Dies ermöglicht bei wenig Platzverbrauch eine ausreichend große Oberfläche für den Speicherkondensator für DRAM-Zellen und somit die notwendigen Kapazitäten zu erreichen.

Eine mögliche Anwendung für solche Grabenkondensatoren ist der Einsatz als Speicherkondensator in DRAM-Zellen. Da die präzise Fertigung tiefer Gräben/Löcher und die Beschichtung der Innenseiten sehr kompliziert ist, nutzt sie heutzutage (2009) keiner der größeren Speicherhersteller mehr. Stattdessen nutzen diese die sogenannte Stack-Technik, bei der der Speicherkondensator oberhalb, das heißt in aufgebrachten Schichten, aufgebaut wird. Der letzte größere Hersteller mit Grabentechnik war Qimonda, der 2008 mit der Entwicklung der Buried-Wordline-Technik[4] ebenfalls auf eine Stack-Kondensator umgestiegen ist.

In der BCD-Technologie werden tiefe Gräben genutzt, um das Substratmaterial von der Vorderseite zu kontaktieren und Bauelemente/Baugruppen auch im Bereich der tiefen Wannen elektrisch voneinander zu isolieren. Sie erfüllen somit eine ähnliche Funktion wie die flachen Gräben in planaren CMOS-Schaltkreisen und werden in Anlehnung daran auch als tiefe Grabenisolation (deep trench isolation) genannt.

Einzelnachweise[Bearbeiten | Quelltext bearbeiten]

  1. Dietrich Widmann, Hermann Mader, Hans Friedrich: Technologie hochintegrierter Schaltungen. Springer, Berlin/Heidelberg 1988, ISBN 3-642-97059-1, S. 93 ff.
  2. Robert Doering, Yoshio Nishi: Handbook of semiconductor manufacturing technology. 2nd Auflage. CRC Press, Boca Raton 2008, ISBN 978-1-4200-1766-3, S. 14–25 ff.
  3. Karin Braeckle: Infineon präsentiert Durchbruch bei der DRAM-Trench-Technologie. Auf: innovations-report. 14. Dezember 2004
  4. Qimonda (Hrsg.): Buried Wordline (Memento des Originals vom 21. Februar 2009 im Internet Archive)  Info: Der Archivlink wurde automatisch eingesetzt und noch nicht geprüft. Bitte prüfe Original- und Archivlink gemäß Anleitung und entferne dann diesen Hinweis.@1@2Vorlage:Webachiv/IABot/www.qimonda.com. Auf: Qimonda-Website. abgerufen am 7. Februar 2009